BRAM和DSP間的糾纏(一) ---Vivado高效設計案例分享

Xilinx公司的FPGA中不僅有「成噸」的邏輯資源(slice),另外存儲器、I/O、時鐘和集成式IP資源也非常豐富,筆者在設計中經常使用Block RAM(BRAM)、DSP資源,靈活運用BRAM和DSP能爲設計的速度和麪積都帶來一定的提升,可謂是魚和熊掌兼得。 以Kintex-7系列爲例,如圖1所示爲kintex-7各芯片資源表,其中Block RAM/FIFO w/ ECC (36 Kb
相關文章
相關標籤/搜索