quartus使用串口IP模塊

在quartus平臺中使用串口模塊的IP,須要使用到platform designer軟件來實現。html

一、在quartus界面調出IP Catalog界面。ios

 

 二、在IP catalog中搜索UART,找到RS2323模塊,並雙擊打開,選擇合適的路徑和存放。測試

 

 

三、使用該模塊若不搭建nios軟核,則使用streaming。spa

 

在右上角電機Block Symbol或者在菜單選擇View->Block Symbol打開模塊符號。3d

 

 

 四、串口配置了波特率,其自動配置的參數與時鐘有關,所以須要加入時鐘模塊,告知系統輸入時鐘爲多少。
操做以下:code

 

 五、打開系統鏈接的界面,爲其添加時鐘輸入模塊。orm

 

 

六、在IP搜索欄搜索clock,雙擊選擇的模塊添加時鐘模塊,輸入模塊。htm

 

 七、根據板載資源,設置時鐘的參考時鐘。blog

 

 八、鏈接時鐘模塊和串口模塊的clk和reset。資源

九、點擊Generate HDL生成模塊。

 

 十、在quartus中添加生成的sys系統。

 

 

 

 

 

 

 

 十一、從platform designer生成模塊實例將實例拷貝到添加到quartus的頂層文件中,添加寫數據和讀數據的時序。

 

 

 

 

 

 這裏只測試一下串口發送數據的功能,接收數據的操做基本是同樣的。

十二、在platform designer查看串口模塊發送數據的時序。

 

 

 

 

同理在這裏同樣能夠查看到接收數據的時序。
須要注意的是,時序中的數據實際上是在to_uart_valid信號爲1時,數據會被寫入。
下面是測試串口發送數據的頂層文件。

module top2( input wire clk,//50MHz時鐘 //rst,//  output reg led, //用於指示  input wire rxd, output wire txd, inout dht_io ); //*********************************PROCESS************************************** // 復位模塊 //******************************************************************************   reg rst_n ; reg [15:0]delay_cnt; always@(posedge clk) begin if(delay_cnt>=16'd35530)begin delay_cnt <= delay_cnt; rst_n <= 1'b1;  end else begin rst_n <= 1'b0; delay_cnt <= delay_cnt + 1'b1;  end end //指示燈 //assign txd = led; reg [31:0]cnt; reg led_f1,tx_flag; always@(posedge clk) begin led_f1 <= led; tx_flag <= led &(~led_f1); if(cnt >= 32'd25000000 - 1)  begin cnt <= 0; led <=~led; end else begin cnt <= cnt + 1'b1 ;  end end //-------------------------------------------- localparam s_s1=0; localparam s_s2=1; localparam s_s3=2; localparam s_s4=3; reg [7:0]send_data; reg to_uart_valid , to_uart_ready; reg [2:0]send_st; reg [7:0]data_cnt; always@(posedge clk) begin if(!rst_n)begin to_uart_ready <= 1'b0; to_uart_valid <= 1'b0; send_data <= 8'd0; send_st<= s_s1; data_cnt <= 8'd0;  end else begin case(send_st) s_s1:begin//待機 if(tx_flag)begin send_st <= s_s2; to_uart_valid <= 1'b0; to_uart_ready<= 1'b0; data_cnt <= 8'd0; send_data <= 9; end else begin to_uart_valid <= 1'b0; to_uart_ready<= 1'b0;  end end s_s2:begin if(data_cnt <= 8'd8-1'b1)begin to_uart_valid <= 1'b1; //to_uart_ready <= (data_cnt >= 8'd5-1)?1'b0:1'b1; send_data <= data_cnt+1; data_cnt <= data_cnt + 1'b1; send_st <= (data_cnt >= 8'd5-1)?s_s3:s_s2;  end end s_s3:begin to_uart_valid <= 1'b0; to_uart_ready <= 1'b1; send_st <= s_s1; data_cnt<=8'd0;  end default :send_st <= s_s1; endcase end end IP_UART u0 ( //.rs232_0_from_uart_ready (<connected-to-rs232_0_from_uart_ready>), // rs232_0_avalon_data_receive_source.ready //.rs232_0_from_uart_data (<connected-to-rs232_0_from_uart_data>), // .data //.rs232_0_from_uart_error (<connected-to-rs232_0_from_uart_error>), // .error //.rs232_0_from_uart_valid (<connected-to-rs232_0_from_uart_valid>), // .valid .rs232_0_to_uart_data (send_data), // rs232_0_avalon_data_transmit_sink.data .rs232_0_to_uart_error (), // .error .rs232_0_to_uart_valid (to_uart_valid), // .valid .rs232_0_to_uart_ready (), // 這是輸入信號 .ready .rs232_0_UART_RXD (rxd), // rs232_0_external_interface.RXD .rs232_0_UART_TXD (txd), // .TXD .clk_clk (clk), // clk.clk .reset_reset_n (rst_n) // reset.reset_n  ); endmodule

 

原文出處:https://www.cnblogs.com/yhpbook/p/11794400.html

相關文章
相關標籤/搜索